賽靈思公司有線通信高級(jí)總監(jiān)Nick Possley指出:“今天的演示,表明針對(duì)基于Intel Xeon處理器的系統(tǒng),賽靈思現(xiàn)在擁有了第一個(gè)基于FPGA的低時(shí)延、高帶寬互聯(lián)IP核。這意味著賽靈思解決方案可以通過(guò)直接加速應(yīng)用程序或者卸載I/O密集型操作,支持給定服務(wù)器實(shí)現(xiàn)更高的計(jì)算性能,意味著該解決方案將在降低數(shù)據(jù)中心資本支出和運(yùn)營(yíng)支出方面發(fā)揮重要的作用。”
賽靈思QPI開(kāi)發(fā)平臺(tái)包括IP核以及能直接插入現(xiàn)有Intel Sandy Bridge CPU插槽的開(kāi)發(fā)模塊,硬件設(shè)計(jì)人員可利用該平臺(tái)立即啟動(dòng)QPI解決方案的開(kāi)發(fā)工作。
賽靈思Virtex®-7 FPGA和Intel Sandy Bridge CPU之間的QPI 1.1全寬鏈路包含20條通道,每通道速度高達(dá)每秒6.4Gb/s。賽靈思提供的定制開(kāi)發(fā)板能將Virtex-7 FPGA直接安裝在Intel Sandy Bridge Xeon CPU插槽上。在演示中,我們采用Native Loopback(NLB)示例軟硬件來(lái)確認(rèn)FPGA和CPU之間的數(shù)據(jù)交換。QPI接口使Intel Xeon CPU能夠充分利用賽靈思FPGA的并行處理功能并加速高計(jì)算強(qiáng)度的應(yīng)用,實(shí)現(xiàn)協(xié)同處理和/或應(yīng)用加速功能。開(kāi)發(fā)人員還能利用賽靈思解決方案實(shí)現(xiàn)高性能、低時(shí)遲的網(wǎng)絡(luò)接口控制器和I/O連接擴(kuò)展,充分發(fā)揮QPI協(xié)議的緩存一致性優(yōu)勢(shì),更高效地完成數(shù)據(jù)包處理任務(wù)。
供貨情況
包含IP核、參照設(shè)計(jì)和Virtex-7 FPGA開(kāi)發(fā)板的賽靈思QPI解決方案將于年底上市推出。如需了解更多信息,敬請(qǐng)聯(lián)系您所在地的銷(xiāo)售代表。